1) 교 육 명 : 2025 반도체 디지털 회로 설계 교육(Innovus 활용)
2) 교육일정 : 2025.07.21.(월) ~ 07.22.(화), 총 16H
3) 교육장소 : 국립목포대학교 도림캠퍼스 공과대학 4호관 501호
4) 강 사 : 한국폴리텍대학 성남캠퍼스 그린반도체설계과 서종현 교수
5) 참여대상 : 소재 컨소시엄 참여대학 공학계열 재학생
6) 교육내용 : 반도체 디지털 회로 설계 개론 및 실습
7) 교육방법 : 대면 교육
8) 주 최 : 국립목포대학교 공학교육혁신센터
9) 신청기간 : 공고일 ~ 2025.07.04.(금) 18:00까지
10 ) 신청 방법 : 방문 제출 및 ksj3108@dsu.ac.kr 로 신청서 제출
11) 기타 문의 : 동신대학교 공학교육혁신센터 (해인1관 112호) / 061-330-7613, 061-330-7612
Ⅴ | 세부 일정 |
운영 일자 | 교육 시간 | 세부 강의 내용 | 교육 강사 |
1일차 07.21.(월) (8H) | 09:00 ~ 11:00 | o 반도체 디지털 회로 설계 개론 | -한국폴리텍대학 그린반도체설계과 서종현 교수 |
11:00 ~ 12:00 | o 반도체 디지털 칩 설계 개론 | ||
12:00 ~ 13:00 | o 운영체제실습(이론 및 실습) | ||
13:00 ~ 14:00 | 점심 식사 | ||
14:00 ~ 15:00 | o Innovus 기초 실습 | ||
15:00 ~ 16:00 | o Innovus를 활용한 P&R 실습(Import Design) | ||
16:00 ~ 17:00 | o Innovus를 활용한 P&R 이론 및 실습 (Floor Plan) | ||
17:00 ~ 18:00 | o Innovus를 활용한 P&R 이론 및 실습 (Power Plan) | ||
2일차 07.22.(화) (8H) | 09:00 ~ 11:00 | o Innovus를 활용한 P&R 이론 및 실습 (Placement) | |
11:00 ~ 12:00 | o Innovus를 활용한 P&R 이론 및 실습 (CTS & Route) | ||
12:00 ~ 13:00 | o Innovus를 활용한 P&R 이론 및 실습 (Filler Insert & Verify) | ||
13:00 ~ 14:00 | 점심 식사 | ||
14:00 ~ 15:00 | o Power Analysis 실습 | ||
15:00 ~ 16:00 | o Placement Density 실습 | ||
16:00 ~ 17:00 | o Routing Congestion 실습 | ||
17:00 ~ 18:00 | o Script 작성 |
※ 상기 일정은 진행 상황에 따라 변경될 수 있음
※ 실습 조는 2인 1조로 국립목포대학교 공학교육혁신센터 임의 구성 예정